首页 >> 林浩威

基于FPGA技术的数字相关器的设计与实现0甲醛检测


2022年11月10日

基于FPGA技术的数字相关器的设计与实现

基于FPGA技术的数字相关器的设计与实现 2011年12月04日 来源: 摘要:用VHDL设计了一种32-bit数字相关器,测试和实际应用表明其性能稳定可靠。关键词:FPGA,VHDL,相关器1引言同步在通信系统中占有非常重要的地位,同步系统性能的高低在很大程度上决定了通信系统的质量,甚至通信的成败。相关器是同步系统的关键部件之一,因此,要求相关器须有比其它部件更高的可靠性。实际应用中,相关器可用软件实现也可用硬件电路实现,后者更适合于高速数据通信中的相关检测。本文在总结一般数字相关器设计的基础上,设计实现了一种高性能的数字相关器。2数字相关器的一般原理数字相关器的一般原理如图1所示。

相关器以数倍接收数据bit速率对所输入的接收数据取样,每个取样bit移入数据输入寄存器,然后逐bit地与存贮在基准寄存器中的基准字进行比较,若两者一致,输出正相关脉冲,若输入数据bit与基准字补码相一致,则输出负相关脉冲。正相关和负相关所允许的最大不一致bit数分别存贮在相关器的上限寄存器和下限寄存器里。快时钟频率一般是慢时钟的数十倍,相关计数判决在快时钟的后半周之内必须完成。因此,时序控制比较复杂,而且输出相关峰的宽度很窄(半个快时钟周期),系统工作时容易造成丢峰、漏峰等不良后果,给系统带来了潜在的不稳定因素,且增加了系统内在功耗。为此,本文提出一种用VHDL设计的在FPGA器件中实现的高速硬件相关器(无快时钟,适时运算处理)的设计方法。3用VHDL设计数字相关器用VHDL设计数字相关器的逻辑框图如图2所示。

本文用VHDL设计的数字相关器,仅需一个数据时钟,避免了复杂的时序控制,它采用适时运算处理,所得相关峰的宽度是一个数据比特,比较容易捕获,不会产生丢峰漏峰等不良现象,提高了相关器的可靠性。下面给出32-bit数字相关器的部分VHDL源程序。

4FPGA实现32-bit数字相关器本设计选用XC4044XLA FPGA芯片实现,开发工具是XILINX公司的FoundationSeries3.1i。相关器仅占该芯片部分资源,该芯片其余资源为同步系统中其它部件所用。下面给出该相关器测试结果。给相关器设置32位相关码:将0F7ADH、96E8H依次由低到高置入相关码寄存器中,其接收数据中的独特码与相关码相同,测试结果如图3所示。

5结束语用VHDL设计在FPGA芯片中实现数字相关器,简化了相关器复杂的逻辑电路设计,降低了相关器的功耗,提高了相关器的可靠性。该相关器已成功地应用于某无线通信系统中,性能稳定可靠。参考文献1侯伯亨,顾新.VHDL硬件描述语言与数字逻辑电路设计.西安:西安电子科技大学出版社,1999年9月(end)

济南排名好的白癜风医院

亳州看男科哪里比较好

西安哪个性病医院好

河北最好的白血病医院

沈阳比较好的男科医院

相关阅读
最佳伊能静产后首度亮相伊能静老公秦昊多大黑龙张家港林俊杰徐晓吉曾格格Trp

伊能静产后首度亮相 伊能静老公秦昊多大?伊能静也是不容易,如今这么大的...

2024-04-18
最佳陈伟霆夏天穿毛衣这就是时尚圈流行的反季节解晓东李威绍兴胡俊厉娜Trp

陈伟霆夏天穿毛衣,这就是时尚圈流行的反季节穿衣?昨天,在上海举行的2...

2024-04-18
最佳秋冬巴黎PremireVision展示面郑少秋阆中钟毅斯琴高丽古皓Trp

秋冬巴黎Première Vision展示面料,打造高级奢华触感秋冬巴黎Première Vision展示...

2024-04-18
最佳好久不见13年了星梦缘里的林思彤现在长这李菲巴彦淖尔金东律阿沁陈秀环Trp

【好久不见】 13年了,《星梦缘》里的林思彤,现在长这样!还记得《红苹果...

2024-04-18
最佳名侦探柯南预测2亿但四月倒退不可避免了朴慧京金昌贤锦州舒克金泰宇Trp

《名侦探柯南》预测2亿+,但四月倒退不可避免了原标题:《名侦探柯南》预...

2024-04-18
最佳撞衫大盘点高圆圆女神范儿不输超模关悦红裙江美丽山本让二鹰潭牟青芳华十八Trp

【撞衫大盘点】高圆圆女神范儿不输超模 关悦红裙赢所有人高圆圆 VS 奚梦瑶...

2024-04-18
友情链接